對于音頻應用,所選擇的電位器能夠提供足夠的帶寬,但對于寬帶應用,必須慎重考慮這一因素。因為數字電位器內部也具有一定的寄生電容,所以會限制最大截止頻率。截止頻率大于500 kHz時,不推薦使用10 kΩ的數字電位器,也不建議將50 kΩ數字電位器用于100 kHz以上的設計或將100 kΩ的數字電位器用于50 kHz以上的設計。我們在選擇數字電位器時需要考慮以下幾個方面:
方面一、數字電位器電壓
使用數字電位器的最大限制是電位器端點的電壓,通常該電壓必須保持在VCC和GND之間,以避免 ESD結構內部的二極管將音頻信號嵌位。當VCC在規定的范圍(2.7~5.5 V)內時,DS3903的ESD結構允許輸入信號處于6 V與GND之間,這一特性對于要求輸入信號大于VCC的應用非常靈活。但是,在圖l所示電路中并未處理6.0 VP-P信號,因為運放電源低于6 V時將會嵌位信號。如果運算放大器能夠采用更高的電壓供電,即可使用DS3903的大信號處理功能。
方面二、數字電位器分辨率
電位器的分辨率(如128或256抽頭)決定了截止頻率的調節精度,抽頭數越多,截止頻率的調節精度也越高。對于音頻應用,不太可能使用64或128抽頭以上的電位器來設置低通濾波器的截止頻率。對于寬帶應用則要求更多的電位器抽頭。一些數字電位器采用非易失存儲,能夠在沒有電源供電時保持抽頭位置。這種特性可用于保存校準后的濾波器位置,而在上電時不再調整濾波器設置。易失電位器總是從一個預置位置啟動,電路在被修改之前將一直保持默認位置。
方面三、數字電位器抽頭的變化形式
電位器抽頭的變化形式(線性或對數)決定了電路截止頻率的線性調節或對數調節形式。對于圖l所示音頻范圍的濾波電路,為保證在40~800 Hz之間提供盡可能多的截止頻率設置,采用線性電位器比較合適。